高雲半導體釋出ISP (影象訊號處理器) IP及配套方案

近日,廣東高雲半導體科技股份有限公司宣佈推出其 ISP(影象訊號處理器)IP。高雲半導體ISP IP從攝像頭獲取畫素資料,並透過 CFA(濾色器陣列/Debayer)、CCM(色彩校正陣列)、Gamma 校正以及 AE(自動曝光)和 AWB(自動白平衡)模組對影象進行調整和校正,使影象呈現最佳顯示效果。高雲的ISP IP核可以與其他 IP 資源結合使用,為影片和影像類應用提供相當於完整的片上系統 (SoC)的解決方案。

高雲半導體釋出ISP (影象訊號處理器) IP及配套方案

高雲 ISP 旨在為客戶提供高質量且經濟實惠影象處理方案。該 IP 包含可程式設計影象處理功能模組和一個能夠對影象處理模組進行實時控制的軟核 MCU 處理器。

“實際應用中,作為整合固定 ISP 功能的 SoC 的替代方案,客戶經常使用 FPGA 來進行影象資料處理,”高雲半導體國際營銷高階總監 Grant Jennings 說,“因此,高雲開發了ISP IP核,這使得客戶可以針對具體應用和產品需求,將該 IP 核可與我們的影片介面、影象縮放以及儲存控制器 IP 相結合,量身定製可程式設計 SoC 解決方案。”

高雲ISP IP支援 8bit/10bit 影象資料,並支援多種型別的影象感測器和各種解析度。校準係數可以由 MCU 載入或由位元流初始化。使用者可以根據需要靈活選用CFA(濾色器陣列/Debayer)、CCM(色彩校正陣列)、Gamma 校正以及 AE(自動曝光)和 AWB(自動白平衡)模組,甚至可以新增自定義成像塊。

“高雲 ISP 可以透過嵌入式軟核處理器進行配置和程式設計。它允許使用者針對其特定應用場景輕鬆定製功能和除錯 ISP 效能,以實現更好的視覺質量或更高的識別準確率。我相信它可以大大縮短他們的開發和除錯時間。”高雲半導體解決方案開發總監鄭智傑表示。

高雲除了提供單獨的ISP IP核之外,還提供了功能更為全面的參考設計,該參考設計包含ISP IP和一個ARM Cortex-M處理器,該處理器用於實時控制影象處理流水線。